解讀VIVADO

    VIVADO設(shè)計套件,是FPGA廠商XILINX公司2012年發(fā)布的集成設(shè)計環(huán)境。包括高度集成的設(shè)計環(huán)境和新一代從系統(tǒng)到IC級的工具,這些均建立在共享的可擴(kuò)展數(shù)據(jù)模型和通用調(diào)試環(huán)境基礎(chǔ)上。當(dāng)設(shè)計人員在汽車、消費(fèi)類、工業(yè)控制、有線與無線通信、醫(yī)療等眾多應(yīng)用中采用新一代“All-Programmable”器件來實(shí)現(xiàn)可編程邏輯或者可編程系統(tǒng)集成時,VIVADO工具有助于提高他們的生產(chǎn)力,尤其是進(jìn)行新一代設(shè)計。

 

    專注于集成的組件——為了解決集成的瓶頸問題,VIVADO 設(shè)計套件采用了用于快速綜合和驗證C 語言算法IP 的ESL 設(shè)計,實(shí)現(xiàn)重用的標(biāo)準(zhǔn)算法和RTL IP 封裝技術(shù),標(biāo)準(zhǔn)IP 封裝和各類系統(tǒng)構(gòu)建模塊的系統(tǒng)集成,模塊和系統(tǒng)驗證的仿真速度提高了3 倍,與此同時,硬件協(xié)仿真性能提升了100倍。

 

    專注于實(shí)現(xiàn)的組件——為了解決實(shí)現(xiàn)的瓶頸,VIVADO工具采用層次化器件編輯器和布局規(guī)劃器、速度提升了3 至15 倍,且為SystemVerilog 提供了業(yè)界最好支持的邏輯綜合工具、速度提升4 倍且確定性更高的布局布線引擎,以及通過分析技術(shù)可最小化時序、線長、路由擁堵等多個變量的“成本”函數(shù)。

 

    精彩,從這里展開……

VIVADO問與答

  • 為何要打造全新的工具套件而不是對設(shè)計套件進(jìn)行升級?

    客戶需要一個全新的設(shè)計環(huán)境以提升生產(chǎn)力、縮短產(chǎn)品上市時間、超越可編程邏輯、實(shí)現(xiàn)可編程系統(tǒng)集成等。為了響應(yīng)客戶的需求,賽靈思工程師從2008 年開始付諸行動,打造出了Vivado 工具這一巔峰之作。

  • Vivado工具能解決當(dāng)前設(shè)計人員面臨的哪些主要挑戰(zhàn)?

    “All-Programmable”器件不只是涵蓋可編程邏輯設(shè)計,還涉及到可編程系統(tǒng)集成,要在更少的芯片上集成越來越多的系統(tǒng)功能。為了構(gòu)建上述系統(tǒng),我們會面臨一系列全新的集成和實(shí)現(xiàn)設(shè)計生產(chǎn)力瓶頸,這是我們必須要解決的問題:集成瓶頸,集成C 語言算法和RTL 級IP,混合DSP、嵌入式、連接功能、邏輯領(lǐng)域,模塊和“系統(tǒng)”驗證,設(shè)計和IP 重用,實(shí)現(xiàn)瓶頸,層次化芯片布局規(guī)劃與分區(qū),多領(lǐng)域和多晶片物理優(yōu)化,多變量“設(shè)計”和“時序”收斂的沖突,設(shè)計后期發(fā)生的ECO及變更引起的連鎖反應(yīng)。

  • 學(xué)習(xí)使用Vivado 設(shè)計套件難不難?

    學(xué)習(xí)使用按鈕式Vivado集成開發(fā)環(huán)境(IDE) 對大多數(shù)用戶而言應(yīng)當(dāng)相對比較簡單,特別是用戶已有ISE PlanAhead工具的使用經(jīng)驗,那就更容易了。隨著用戶不斷熟悉Vivado IDE,還可利用不斷推出的新特性以及GUI 內(nèi)置的分析和優(yōu)化功能,輕松優(yōu)化性能、功耗和資源利用。

  • Vivado 仿真器與ISim有什么不同?

    Vivado 仿真器采用全新的引擎,緊密集成于Vivado IDE中。該引擎的速度比ISim 快3 倍,而占用的存儲器容量卻僅為一半。它完全集成于Vivado IDE,能夠通過TCL 更好地控制仿真器操作。

VIVADO視頻

更多>>
  • Vivado設(shè)計流程及使用模式
    Vivado設(shè)計流程及使用模式
  • 用三個DEMO講解如何在設(shè)計中使用IP
    用三個DEMO講解如何在設(shè)計中使用IP
  • Vivado里最常用的5個Tcl命令
    Vivado里最常用的5個Tcl命令
  • 與Vivado設(shè)計流程相關(guān)的一些技巧
    與Vivado設(shè)計流程相關(guān)的一些技巧
  • 綜合后的設(shè)計分析:時序分析
    綜合后的設(shè)計分析:時序分析
  • UltraFast設(shè)計方法學(xué):RTL代碼風(fēng)格
    UltraFast設(shè)計方法學(xué):RTL代碼風(fēng)格