頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 Intel宣布收購eASIC,加碼半定制芯片市場 北京時間今天凌晨,Intel宣布收購了半導(dǎo)體設(shè)計(jì)公司eASIC。 發(fā)表于:7/13/2018 高云半導(dǎo)體廣州總部啟用暨校企合作研討會 廣東高云半導(dǎo)體科技股份有限公司(以下簡稱“高云半導(dǎo)體”)于7月10日在廣州科學(xué)城總部經(jīng)濟(jì)區(qū)科學(xué)大道243號A5棟10樓舉行總部啟用暨校企合作研討會,中山大學(xué)、華南理工大學(xué)、山東大學(xué)、廣東工業(yè)大學(xué),廣州國家現(xiàn)代服務(wù)業(yè)集成電路設(shè)計(jì)產(chǎn)業(yè)化基地等高校代表與基地參加了研討。 發(fā)表于:7/12/2018 Pasternack推出一系列用于高速數(shù)字測試時延匹配電纜線對新品 美國加州Irvine市——業(yè)界領(lǐng)先的射頻、微波及毫米波產(chǎn)品供應(yīng)商美國Pasternack公司推出一系列用于差分信號、比特誤碼率測試及眼圖等10Gbps~28Gbps高速數(shù)字測試的時延匹配電纜新產(chǎn)品。 發(fā)表于:7/11/2018 泰克為RSA7100A寬帶射頻信號分析儀增加IQFlow?功能 全球領(lǐng)先的測試、測量和監(jiān)測儀器領(lǐng)導(dǎo)廠商 – 泰克公司日前宣布為其RSA7100A寬帶信號分析解決方案增加IQFlowTM功能。該功能提供了進(jìn)行實(shí)時數(shù)字信號處理(DSP)所需的速度和靈活性,并支持雷達(dá)和電子戰(zhàn)(EW)系統(tǒng)的環(huán)路(HWIL或HIL) 測試中的硬件。 發(fā)表于:7/11/2018 2018中國(天津)工業(yè)APP創(chuàng)新應(yīng)用大賽報名正式啟動 由工業(yè)和信息化部、天津市人民政府主辦,中國工業(yè)技術(shù)軟件化產(chǎn)業(yè)聯(lián)盟、天津市工業(yè)和信息化委員會聯(lián)合承辦,工業(yè)和信息化部電子第五研究所和天津智慧城市研究院負(fù)責(zé)籌辦的“2018中國(天津)工業(yè)APP創(chuàng)新應(yīng)用大賽”已正式啟動報名。 發(fā)表于:7/11/2018 2018全球FPGA創(chuàng)新大賽大中華區(qū)決賽 北京交通大學(xué)拔得頭籌 2018年7月1日,由Intel、ADI、ISSI、友晶科技等聯(lián)合舉辦的2018 InnovateFPGA全球創(chuàng)新大賽大中華區(qū)決賽經(jīng)過兩天激烈角逐,終于在武漢大學(xué)落下帷幕。本次大賽前三名的隊(duì)伍8月將代表大中華區(qū)參加在美國Intel總部舉行的全球總決賽。 發(fā)表于:7/11/2018 FPGA或SOC的功耗評估在項(xiàng)目中很重要 經(jīng)常接到工程師的電話,問所選擇的FPGA或SOC的功耗情況,有沒有典型值。其實(shí)針對功耗設(shè)計(jì),工程師可以在設(shè)計(jì)的各個階段更加準(zhǔn)確把握 發(fā)表于:7/9/2018 利用verilog實(shí)現(xiàn)基本門電路 verilog實(shí)現(xiàn)反相器,2輸入與門、2輸入或門、2輸入與非門、2輸入或非門、2輸入異或門、2輸入同或門; 撰寫仿真程序,對實(shí)現(xiàn)進(jìn)行仿真測試; 發(fā)表于:7/9/2018 一文讀懂如何選擇正確的機(jī)器學(xué)習(xí)算法 機(jī)器學(xué)習(xí)既是一門科學(xué),也是一種藝術(shù)??v觀各類機(jī)器學(xué)習(xí)算法,并沒有一種普適的解決方案或方法。事實(shí)上,有幾個因素會影響你對機(jī)器學(xué)習(xí)算法的選擇。 發(fā)表于:7/9/2018 XILINX 新一代UltraScale架構(gòu)了解一下 近年來,ASIC設(shè)計(jì)規(guī)模的增大帶來了前所未有的芯片原型驗(yàn)證問題,單顆大容量的FPGA通常已不足以容下千萬門級、甚至上億門級的邏輯設(shè)計(jì)?,F(xiàn)今,將整個驗(yàn)證設(shè)計(jì)分割到多個采用最新工藝大容量FPGA中,F(xiàn)PGA通過高速總線互聯(lián),成為大規(guī)模ASIC或SOC原型驗(yàn)證的極佳選擇。 發(fā)表于:7/9/2018 ?…107108109110111112113114115116…?