頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開(kāi)發(fā)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無(wú)需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問(wèn)題,設(shè)備可以在那里重新編程。 最新資訊 PLC有什么神奇?看完就知道 PLC是一種專門(mén)為在工業(yè)環(huán)境下應(yīng)用而設(shè)計(jì)的數(shù)字運(yùn)算操作的電子裝置。它采用可以編制程序的存儲(chǔ)器,用來(lái)在其內(nèi)部存儲(chǔ)執(zhí)行邏輯運(yùn)算、順序運(yùn)算、計(jì)時(shí)、計(jì)數(shù)和算術(shù)運(yùn)算等操作的指令,并能通過(guò)數(shù)字式或模擬式的輸入和輸出,控制各種類(lèi)型的機(jī)械或生產(chǎn)過(guò)程。PLC及其有關(guān)的外圍設(shè)備都應(yīng)該按易于與工業(yè)控制系統(tǒng)形成一個(gè)整體,易于擴(kuò)展其功能的原則而設(shè)計(jì)。 發(fā)表于:5/28/2018 大聯(lián)大品佳集團(tuán)力推Nuvoton電子智能鎖解決方案 2018年5月22日,致力于亞太地區(qū)市場(chǎng)的領(lǐng)先半導(dǎo)體元器件分銷(xiāo)商---大聯(lián)大控股宣布,其旗下品佳力推基于Nuvoton(新唐科技)的ISD® 91200的電子智能鎖解決方案。 發(fā)表于:5/28/2018 應(yīng)對(duì)側(cè)信道分析的最新研究 在今年1月,谷歌Project Zero 團(tuán)隊(duì)(GPZ)*披露了基于預(yù)測(cè)執(zhí)行的側(cè)信道分析方法之后,英特爾一直持續(xù)與業(yè)界研究人員合作,以了解類(lèi)似的方法是否會(huì)被用于其他領(lǐng)域。我們知道,在一個(gè)可預(yù)測(cè)的周期內(nèi)通常會(huì)出現(xiàn)新型的安全漏洞,包括原始安全漏洞的新變體。 發(fā)表于:5/28/2018 聯(lián)想拯救者系列強(qiáng)勢(shì)助陣英特爾大師挑戰(zhàn)賽 成都站暨西南區(qū)區(qū)域賽火爆開(kāi)戰(zhàn) 第二季英特爾大師挑戰(zhàn)賽(Intel Master Challenger)成都站暨西南區(qū)區(qū)域賽在成都大學(xué)體育館火熱開(kāi)幕,吸引了數(shù)千名熱愛(ài)電競(jìng)的粉絲們到場(chǎng)觀戰(zhàn)。比賽現(xiàn)場(chǎng),各支參賽隊(duì)伍為觀眾們獻(xiàn)上了一場(chǎng)精彩紛呈的對(duì)抗廝殺,此外,知名解說(shuō)主播米勒、Remember,以及明星職業(yè)戰(zhàn)隊(duì)LGD也到場(chǎng)傾情助陣,“為游戲而生”的英特爾酷睿i7處理器也在比賽中展現(xiàn)了其強(qiáng)大性能,整場(chǎng)活動(dòng)可謂 發(fā)表于:5/28/2018 萊迪思:看好網(wǎng)絡(luò)邊緣計(jì)算市場(chǎng),F(xiàn)PGA在AI領(lǐng)域能做的事情還有很多 根據(jù)市場(chǎng)調(diào)研機(jī)構(gòu)Semico Research提供的數(shù)據(jù)顯示,未來(lái)五年內(nèi),使用人工智能的網(wǎng)絡(luò)邊緣設(shè)備數(shù)量將以110%的復(fù)合年增長(zhǎng)率呈爆發(fā)式增長(zhǎng)。無(wú)疑給設(shè)備廠商和芯片廠商的機(jī)會(huì)巨大,也成為眾多廠商的關(guān)注點(diǎn),一場(chǎng)卡位大戰(zhàn)已經(jīng)打響,目前我們看到首先爆發(fā)的是手機(jī)的AI芯片,相信接下來(lái)還會(huì)擴(kuò)散到更廣泛的終端設(shè)備市場(chǎng)。其中FPGA因?yàn)槠洚a(chǎn)品特性,一直被認(rèn)為在云端和網(wǎng)絡(luò)端的AI技術(shù)方面更有發(fā)揮空間,而近日,作為低功耗、小尺寸、低成本FPGA的代言人,萊迪思公司宣布進(jìn)入網(wǎng)絡(luò)邊緣計(jì)算市場(chǎng)的AI領(lǐng)域。 “過(guò)去幾年里,我們?cè)趥鞲衅鳂蚪硬糠职l(fā)展很快,像很多的影像,聲音控制連接很多都會(huì)采用我們的FPGA,在這些傳感器的不同、不相融的接口上做一些轉(zhuǎn)換,萊迪思的FPGA產(chǎn)品已經(jīng)在數(shù)百萬(wàn)臺(tái)網(wǎng)絡(luò)邊緣設(shè)備中實(shí)現(xiàn)傳感器橋接,這是我們進(jìn)入AI領(lǐng)域的一個(gè)優(yōu)勢(shì)?!比R迪思半導(dǎo)體亞太區(qū)資深事業(yè)發(fā)展經(jīng)理陳英仁在接受與非網(wǎng)記者采訪時(shí)如是說(shuō)。 發(fā)表于:5/28/2018 xilinx FPGA bit 文件加密 大家好,今天咱們聊聊 xilinx FPGA bit 文件加密 ,當(dāng)你的項(xiàng)目終于做完了,到了發(fā)布的關(guān)鍵節(jié)點(diǎn),為了防止自己的心血被別人利用,最好對(duì)產(chǎn)品進(jìn)行bit加密。 發(fā)表于:5/28/2018 vivado調(diào)用IP核詳細(xì)介紹 首先咱們來(lái)了解一下vivado的IP核,IP核(IP Core):Vivado中有很多IP核可以直接使用,例如數(shù)學(xué)運(yùn)算(乘法器、除法器、浮點(diǎn)運(yùn)算器等)、信號(hào)處理(FFT、DFT、DDS等)。IP核類(lèi)似編程中的函數(shù)庫(kù)(例如C語(yǔ)言中的printf()函數(shù)),可以直接調(diào)用,非常方便,大大加快了開(kāi)發(fā)速度。 發(fā)表于:5/28/2018 Xilinx FPGA開(kāi)發(fā)工具總結(jié) 在xilinx下每種操作其實(shí)都對(duì)應(yīng)著一種工具,邏輯綜合,網(wǎng)表與constraint fie的合并,布局布線等等。 發(fā)表于:5/28/2018 ZYNQ-7000如何生成從Flash和SD卡啟動(dòng)的鏡像文件 將PL與PS部分一起使用,并且通過(guò)JTAG下載到板子運(yùn)行。對(duì)于ZYNQ,有多種啟動(dòng)方式,比如從JTAG啟動(dòng)、從QSPI(即Flash)啟動(dòng),從SD卡啟動(dòng)等。對(duì)于從JTAG啟動(dòng)的,我們直接運(yùn)行程序就OK了。對(duì)于從Flash和SD卡啟動(dòng)的,需要我們生成這兩種情況下對(duì)應(yīng)的文件,并燒到對(duì)應(yīng)的位置才可以。 發(fā)表于:5/28/2018 為什么說(shuō)學(xué)好FPGA,首先要掌握HDL 還沒(méi)學(xué)數(shù)電的先學(xué)數(shù)電。然后你可以選擇verilog或者VHDL,有C語(yǔ)言基礎(chǔ)的,建議選擇VHDL。因?yàn)関erilog太像C了,很容易混淆,最后你會(huì)發(fā)現(xiàn),你花了大量時(shí)間去區(qū)分這兩種語(yǔ)言,而不是在學(xué)習(xí)如何使用它。當(dāng)然,你思維能轉(zhuǎn)得過(guò)來(lái),也可以選verilog,畢竟在國(guó)內(nèi)verilog用得比較多。 發(fā)表于:5/28/2018 ?…122123124125126127128129130131…?