基于FPGA和DSP的說(shuō)話人識(shí)別系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>179 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了基于Altera的FPGA和TI的DSP的說(shuō)話人識(shí)別系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn)方法,利用FPGA并行計(jì)算能力,實(shí)現(xiàn)了語(yǔ)音信號(hào)的預(yù)處理、特征參數(shù)提取和模板匹配三個(gè)模塊,提高了說(shuō)話人識(shí)別系統(tǒng)的識(shí)別效率和識(shí)別速度,在性能上優(yōu)于傳統(tǒng)的基于DSP的實(shí)現(xiàn)方法,適用于電信網(wǎng)絡(luò)中實(shí)時(shí)大容量的說(shuō)話人識(shí)別系統(tǒng)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2