基于FPGA實現(xiàn)的高速等效采集系統(tǒng) | |
所屬分類:參考設(shè)計 | |
上傳者:aet | |
文檔大小:1542 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:基于FPGA設(shè)計一個高速等效采集系統(tǒng), 采樣速率高達(dá)1 GHz。通過對被測信號的周期進(jìn)行測量,動態(tài)配置鎖相環(huán),使采樣時鐘的周期剛好比被測信號的周期大1 ns,從而完成對被測信號的等效采樣。系統(tǒng)采用Quartus II軟件進(jìn)行系統(tǒng)模塊設(shè)計,使用NIOS IDE II軟件完成軟件代碼的實現(xiàn)。該系統(tǒng)在以Cyclone III FPGA芯片為核心的DE0開發(fā)板上實現(xiàn),達(dá)到了設(shè)計要求。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2