首頁
新聞
業(yè)界動態(tài)
新品快遞
高端訪談
AET原創(chuàng)
市場分析
圖說新聞
會展
專題
期刊動態(tài)
設(shè)計資源
設(shè)計應(yīng)用
解決方案
電路圖
技術(shù)專欄
資源下載
PCB技術(shù)中心
在線工具庫
技術(shù)頻道
模擬設(shè)計
嵌入式技術(shù)
電源技術(shù)
可編程邏輯
測試測量
通信與網(wǎng)絡(luò)
行業(yè)頻道
工業(yè)自動化
物聯(lián)網(wǎng)
通信網(wǎng)絡(luò)
5G
數(shù)據(jù)中心
信息安全
汽車電子
大學(xué)堂
期刊
文獻檢索
期刊投稿
登錄
注冊
首頁
Altera相關(guān)資源
格式
資料名稱
上傳時間
如何使用寄存器級讀&寫控制基于PXI平
2017-09-27
使用OpenCL提高功效
2016-10-19
基于DE2開發(fā)板的計算器設(shè)計
2015-08-13
fpga開發(fā)板DE2實驗講義
2015-08-13
DE2中文用戶手冊
2015-08-13
DE2平臺應(yīng)用及DSP_Builder技術(shù)
2015-08-13
DE2平臺應(yīng)用
2015-08-13
DE2開發(fā)板說明書
2015-08-13
DE2開發(fā)板管腳分配圖
2015-08-13
DE2_實驗練習(xí)解答—lab6_Adders_Subtr
2015-08-13
DE2_實驗練習(xí)解答—lab5_Clocks_and_T
2015-08-13
DE2_實驗練習(xí)解答—lab4_counters【ve
2015-08-13
DE2_實驗練習(xí)解答—lab_3:鎖存器、觸
2015-08-13
DE2_實驗練習(xí)解答—lab_2:數(shù)字和顯示
2015-08-13
DE2_實驗練習(xí)解答—lab_1_(Digital_Lo
2015-08-13
Altera Quartus II 入門教程(基于Alt
2015-08-13
2015 亞洲創(chuàng)新設(shè)計大賽三等獎 基于SOP
2015-08-05
2015 亞洲創(chuàng)新設(shè)計大賽三等獎 基于DE1
2015-08-05
2015 亞洲創(chuàng)新設(shè)計大賽三等獎 嵌入式
2015-08-05
2015 亞洲創(chuàng)新設(shè)計大賽三等獎 井智機
2015-08-05
2015 亞洲創(chuàng)新設(shè)計大賽三等獎 文本分
2015-08-04
2015 亞洲創(chuàng)新設(shè)計大賽SoC 二等獎 一
2015-08-04
2015 亞洲創(chuàng)新設(shè)計大賽二等獎 基于FPG
2015-08-03
2015 亞洲創(chuàng)新設(shè)計大賽二等獎 Wall Dr
2015-08-03
2015 亞洲創(chuàng)新設(shè)計大賽二等獎 MAEST
2015-08-03
2015 亞洲創(chuàng)新設(shè)計大賽一等獎 基于DE1
2015-08-03
2015 亞洲創(chuàng)新設(shè)計大賽一等獎 基于SOP
2015-08-03
2015 亞洲創(chuàng)新設(shè)計大賽一等獎 EZBud
2015-08-03
2015 亞洲創(chuàng)新設(shè)計大賽一等獎 基于影
2015-08-03
2015 亞洲創(chuàng)新設(shè)計大賽SoC 特等獎 基
2015-08-03
?
1
2
?
活動
【熱門活動】2025年數(shù)據(jù)要素治理學(xué)術(shù)研討會
【技術(shù)沙龍】網(wǎng)絡(luò)安全+DeepSeek
【熱門活動】2025年NI測試測量技術(shù)研討會
【熱門活動】2024年基礎(chǔ)電子測試測量方案培訓(xùn)
【熱門活動】密碼技術(shù)與數(shù)據(jù)安全技術(shù)沙龍
熱門下載
6G分布式網(wǎng)絡(luò)場景和需求研究
基于神經(jīng)網(wǎng)絡(luò)的加密惡意流量檢測技術(shù)研究
器件級帶電器件模型靜電放電測試標(biāo)準分析及應(yīng)用
基于卡爾曼融合的雙通道微弱信號采集系統(tǒng)設(shè)計與實現(xiàn)
基于碳化硅MOSFET半橋驅(qū)動及保護電路設(shè)計
基于機器學(xué)習(xí)的智能傳感器綜述
熱門技術(shù)文章
基于級聯(lián)型二階廣義積分器的單相鎖相環(huán)設(shè)計
基于高性能FPGA的超高速IPSec安全設(shè)備設(shè)計與實現(xiàn)
基于FPGA的多路SGMII接口以太網(wǎng)設(shè)計與測試
基于殘差注意力自適應(yīng)去噪網(wǎng)絡(luò)和Stacking集成學(xué)習(xí)的局部放電故障診斷
圓形陣列式霍爾電流傳感器抗磁干擾算法研究
一種基于Yarn云平臺的基因啟發(fā)式多序列比對算法
網(wǎng)站相關(guān)
關(guān)于我們
聯(lián)系我們
投稿須知
廣告及服務(wù)
內(nèi)容許可
廣告服務(wù)
雜志訂閱
會員與積分
積分商城
會員等級
會員積分
VIP會員
關(guān)注我們
Copyright ? 2005-
2024
華北計算機系統(tǒng)工程研究所版權(quán)所有
京ICP備10017138號-2